PCI總線驅動程序設計管理論文

時間:2022-06-26 12:08:00

導語:PCI總線驅動程序設計管理論文一文來源于網友上傳,不代表本站觀點,若需要原創文章可咨詢客服老師,歡迎參考。

PCI總線驅動程序設計管理論文

摘要:介紹了pci總線控制芯片PCI2040的功能及內部結構,分析了基于PCI總線的雙DSP通信的硬件結構及實現方法,并描述了利用Windows2000DDK開發WDM設備驅動程序的方法及PCI雙DSP通信驅動程序主要模塊的設計方法和編程注意要點。

關鍵詞:PCI總線PCI2040DSPDDKWDM

TI公司專門推出了PCI2040橋芯片是專門針對PCI總線和DSP接口用的,本文利用它和DSP來處理視頻信號,并用雙端口RAM實現DSP之間的數據傳輸。

1硬件設計

1.1PCI總線控制芯片PCI2040

PCI總線是一種不依附于某個具體處理器的局部總線,它支持32位或64位的總線寬度,頻率通常是33MHz,目前最快的PCI2.0總線工作頻率是66MHz。工作在33MHz、32位時,理論上最大數據傳輸速率能達到133MB/s。它支持猝發工作方式,提高了傳輸速度,支持即插即用,PCI部件和驅動程序可以在各種不同的平臺上運行[1]。

實現PCI總線協議一般有兩種方法,一是用FPGA設計實現,但PCI協議比較復雜,因此難度較大;二是采用PCI總線控制芯片,如AMCC公司的S5933、PLX公司的PCI9080等通用的PCI接口芯片。TI公司專門推出了針對PCI總線和DSP接口的芯片PCI2040[2],它不但實現了PCI總線控制的功能,而且提供了和DSP芯片無縫的接口,因而大大簡化了系統設計的復雜度并縮短了開發時間。

PCI2040是一個PCI-DSP橋接器件,它提供了PCI局部總線和TMS320C54X8位主機接口(HPI)與TMS320C6X16位主機接口的無縫連接。一片PCI2040最多能同時掛接4片DSP芯片。同時,它還提供了一個串行EEPROM接口,一個通用輸入輸出接口(GPIO)和一個16位通用總線接口(為TIJTAG測試總線控制器提供接口)[2]。PCI2040只能作為PCI目標設備使用,不能作為PCI主設備使用;它只支持單字的讀寫,不能提供DMA操作。PCI2040能夠兼容3.3V和5V信號環境系統中的3.3V和5V信號可以直接從PCI插槽中獲得。

PCI2040和TMS320C6201的接口如圖1所示。

1.2PCI2040寄存器說明

PCI2040橋256字節的配置頭如圖2所示,HPICSR基地址、控制空間基地址(ControlSpaceBaseAddress)值都是系統自動分配的。所有的PNP器件都是如此它將控制空間映射到主機內存,映射的空間大小為32KB。4片DSP芯片的選擇是通過解碼PCI_AD14、PCI_AD13來實現的,其對應關系如表1所示。而DSPHPI寄存器的地址則是由PCI_AD12和PCI_AD11來決定的,其對應關系如表2所示。

圖1PCI2040和TMS320C6201的接口

表1DSP選擇

AD[14:13]

TMS320C6xDSP

00

HCS0(選擇第一塊DSP)

01

HCS1(選擇第二塊DSP)

10

HCS2(選擇第三塊DSP)

11

HCS3(選擇第四塊DSP)

表1HPI寄存器映射

AD[12:11]

TMS320C6xHPIRegister

00

HPI控制寄存器

01

HPI地址寄存器

10

HPI自增數據寄存器

11

HPI數據寄存器

因此,DSP與主機交換數據的過程,也就是讀寫HPI寄存器的過程。也就是說,通過主機訪問DSP板上資源,只需要將相應地址賦予HPIA寄存器中,然后讀寫數據就可以通過HPID寄存器。具體描述如下:

(1)初始化PCI2040內部配置寄存器,指向特定的DSP(因為本系統有兩塊DSP和PCI2040相連),指定數據傳輸寬度為16位。

(2)分配HPICSR基地址和控制空間基地址,允許PCI2040進行內存映射或I/O端口映射。值得注意的是,PCI2040控制空間只能映射在主機的內存空間里,不能映射在I/O空間。以上兩步都由驅動程序完成。

(3)脫離復位狀態后,PCI2040解碼從PCI總線來的地址,以此來做出響應。若落入32KB的控制空間中,則根據PCI_AD12、PCI_AD11及PCI_AD14、PCI_AD13片選情況訪問相應HPI寄存器。

(4)設定HPI控制寄存器中的BOB位,選擇正確的高低16位排列方式。

(5)主機開始對HPI寄存器進行讀寫。

1.3雙DSP系統硬件設計

本文所采用的雙DSP系統主要用來處理視頻信號及高速數據采集,該系統是基于TMS320C6201DSP和PCI2040而設計的。此卡的主要功能是:(1)采集視頻信號或其他模擬信號經A/D轉換后,交給DSP進行相應處理,然后將處理后的數據通過PCI2040經PCI總線存放在計算機硬盤上或者直接存儲到板上RAM中,然后通過PCI總線將視頻數據傳送到主機后顯示。(2)兩塊DSP之間的通信可以通過McBSP或雙端口RAM。

該系統的特點有:兩塊TMS320C6201DSP,處理能力可達3200MIPS;每片C6201帶512KSBSRAM,256KBFLASH;16KB高速雙口RAM用于兩塊C6201之間進行數據交換;12位ADC;32位高速FIFO。系統硬件框圖如圖3所示。

2基于WDM的PCI驅動程序設計

WDM是新一代的驅動程序構架,它是一個跨平臺的驅動程序模型,在WINDOWS98以上的操作系統中都實現了全面兼容。不僅如此,WDM驅動程序還可以在不修改源代碼的情況下經過重新編譯后在非Intel平臺上運行,因而為驅動程序開發人員提供了極大的方便。

WDM驅動程序是分層的,即不同層上的驅動程序有著不同的優先級,而Windows9x下的VxD則沒有此結構。另外,WDM還引入了功能設備對象FDO(FunctionalDeviceObject)與物理設備對象PDO(PhysicalDeviceObject)兩個新概念來描述硬件。PDO代表實際存在的硬件設備,它是在總線驅動程序(BUSDRIVER)下枚舉并建立的,負責與真實硬件進行I/O操作。FDO是由用戶驅動程序建立的,一般來說,它是用戶與真實硬件進行I/O操作的一個窗口,是Win32賴以溝通內核的一個橋梁。對于驅動程序開發者,真正需要做的就是開發FDO。至于PDO,則由BUSDRIVER建立,并在需要的時候作為參數由I/OManager或其它系統組件傳給你的FDO。

在應用層與底層進行通訊時,操作系統為每一個用戶請求打包成一個IRP(IORequestPacket)結構,將其發送至驅動程序,并通過識別IRP中的PDO來識別是發送給哪一個設備的。另外,WDM不是通過驅動程序名稱,而是通過一個128位的全局惟一標識符(GUID)來識別驅動程序的[3]。

WDM驅動程序都有一個初始化入口點,即DriverEntry,它相當于C語言中的main函數。當WDM驅動程序被裝入時,內核調用DriverEntry例程。另外WDM設備驅動程序還需要一個即插即用模塊,即AddDevice。AddDevice例程就是PnP管理器在用戶插入新設備時調用它來創建WDM設備對象的。

本文主要采用Windows2000DDK來設計該驅動程序。調試工具為SOFTICE。驅動程序的主要工作集中在:

(1)DriverEntry(),這是驅動程序的入口點,驅動程序被裝入時首先執行DriverEntry例程。主要工作是建立驅動程序這所需的函數。

(2)dspPciAddDevice(),在這個例程里驅動程序主要是創建設備。

(3)dspPciPnp(),在這個例程中驅動程序主要是啟動設備和停止設備等,并且從PnP管理器讀出為雙DSP所分配的硬件資源,包括HPICSR基地址和HPI控制空間基地址,對PCI配置空間進行初始化。初始化中斷等。需要注意的是,在初始化中斷之前禁止卡向主機發中斷,因此應有屏蔽中斷的操作。

(4)dspPciDeviceControl(),在這個例程中可以定制自己的函數來達到Ring3層和Ring0層相互通訊的目的。通過IOCTL_CODE可以區分不同的請求。

(5)Isr_Irq(),這個例程是用來處理中斷的。Windows2000的中斷處理機制是假定多個設備可以共享一個硬件中斷。因此,Isr的首要工作就是找出哪一個設備發生了中斷。如果沒有,則應該立刻返回FALSE,以便HAL能把中斷送往其它設備驅動程序。中斷服務例程Isr執行在提升的IRQL上,在DIRQL級別上運行的代碼需要盡可能快地運行。通常情況下,若判斷中斷是由自己的設備產生的,則調用一個在DISPATCH_LEVEL級別上運行的延遲過程調用(DpcFor_Irq)。

注意:當確定是自己卡的中斷時,要馬上屏蔽中斷位防止中斷再進來,等到DpcFor_Irq的結尾處再開中斷。

3結論

通過上述的軟硬件設計,成功實現了預期的目標。高效的利用DSP高速處理能力。